- 영문명
- Numerical Analysis on the Design Variables and Thickness Deviation Effects on Warpage of Substrate for FCCSP
- 발행기관
- 한국마이크로전자및패키징학회
- 저자명
- 조승현 정헌일 배원철
- 간행물 정보
- 『마이크로전자 및 패키징학회지』제19권 제3호, 57~62쪽, 전체 6쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2012.09.30
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.
국문 초록
본 논문에서는 FCCSP용 기판의 휨에 미치는 설계인자와 두께편차의 영향도를 분석하고 최적설계조건을 도출하기 위해 유한요소법에 의한 수치해석을 사용하였고 다구찌법에 의한 파라메타설계와 분산분석을 수행하였다. 해석결과에 의하면 휨에 미치는 영향은 코어재료가 가장 크고 층별 두께(솔더레지스트, 프리프레그, 회로층)의 영향도는 낮은 것으로 분석되었다. 이때 솔더 레지스트와 프리프레그의 두께는 감소할수록 기판 휨은 감소하지만 회로층의 두께는 증가할수록 기판 휨이 감소하였다. 또한, 기판 휨에 대한 두께편차의 영향도 분석결과에 의하면 두께편차의 조합에 따라 기판휨은 최대 40%까지 증가하였다. 이것은 비록 개별 층의 두께편차가 기판품질 수준에 부합하더라도 두께편차 조합조건에 따라 기판 휨이 크게 달라질 수 있다는 것을 의미한다. 따라서, 제조공정에서 기판 휨을 줄이기 위해서 기판두께편차는 최적화되고 정밀하게 제어되어야 한다.
영문 초록
In this paper, numerical analysis by finite element method, parameter design by the Taguchi method and ANOVA method were used to analyze about effect of design deviations and thickness variations on warpage of FCCSP substrate. Based on the computed results, it was known that core material in substrate was the most determining deviation for reducing warpage. Solder resist, prepreg and circuit layer were insignificant effect on warpage relatively. But these results meant not thickness effect was little importance but mechanical properties of core material were very effective. Warpage decreased as Solder resist and circuit layer thickness decreased but effect of prepreg thickness was conversely. Also, these results showed substrate warpage would be increased to maximum 40% as thickness deviation combination. It meant warpage was affected by thickness tolerance under manufacturing process even if it were met quality requirements. Threfore, it was strongly recommended that substrate thickness deviation should be optimized and controlled precisely to reduce warpage in manufacturing process.
목차
1. 서론
2. 수치해석 모델링
3. 해석결과 및 토의
4. 결론
감사의 글
참고문헌
해당간행물 수록 논문
- 전기적 프로그램이 가능한 퓨즈 - 응용, 프로그램 및 신뢰성
- PCB 및 패키징 공정에서의 도금 시뮬레이션 기술 적용
- IMC의 영향에 따른 Flip-Chip Bump Layer의 열변형 해석
- 전력전달 및 분배 향상을 위한 Interconnect 공정 기술
- 웨이퍼 레벨 3D Integration을 위한 Ti/Cu CMP 공정 연구
- 플렉서블 기반 미세 무연솔더 범프를 이용한 칩 접합 공정 기술
- Sn3.5Ag와 Sn0.7Cu 무연솔더에 대한 고온 진동 신뢰성 연구
- Adhesion Reliability Enhancement of Silicon/Epoxy/Polyimide Interfaces for Flexible Electronics
- FCCSP용 기판의 warpage에 미치는 설계인자와 두께편차 영향에 대한 수치적 해석
- SnBi 저온솔더의 플립칩 본딩을 이용한 스마트 의류용 칩 접속공정
- Post Resonator 방법에 의한 마이크로파 유전율 측정에서의 오차 분석
- 칩내장형 PCB 공정을 위한 칩 표면처리 공정에 관한 연구
참고문헌
관련논문
공학 > 산업공학분야 BEST
- AI-교사 협력 모델을 통한 교육적 관계 분석 : 가상 시나리오 기반 연구
- 웹소설에 나타난 ‘회귀와 환생’의 욕망코드
- AI 기반 창작과 디지털 회화에서 전통 수작업 기법의 융합적 표현 고찰
공학 > 산업공학분야 NEW
더보기최근 이용한 논문
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!