- 영문명
- Next-Generation Semiconductor Packaging: Status of Co-Packaged Optics based on Silicon Photonics
- 발행기관
- 한국마이크로전자및패키징학회
- 저자명
- 진태원(Taewon Jin) 조경진(Kyungjin Jo) 윤석현(Seokhyeon Yoon) 정희윤(Heeyun Jung) 신석영(Seokyoung Shin) 정현지(Hyunji Jeong) 김강석(Kangseok Kim) 김영현(Younghyun Kim)
- 간행물 정보
- 『마이크로전자 및 패키징학회지』제31권 제4호, 29~36쪽, 전체 8쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2024.12.31
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

국문 초록
인공지능(AI) 기술의 급속한 발전이 대규모 데이터 처리에 대한 수요를 크게 증가시킴에 따라 반도체 패키징에서 Optical I/O 기술의 중요성이 부각되고 있다. 특히 AI 모델과 고성능 컴퓨팅(HPC) 시스템이 점점 더 복잡해지면서, “Interconnect Wall” 또는 “Power Wall”으로 불리는 인터커넥트 병목현상을 극복하는 것이 더욱 중요해지고 있다. 이러한 병목현상 극복을 위해 Co-Packaged Optics(CPO)가 해결책으로 떠오르고 있으며, 이를 통해 AI 및 HPC 시스템에 필요한 고속 데이터 전송이 이뤄질 것으로 기대되고 있다. 본 논문에서는 거대 AI 모델 연산을 위한 차세대 HPC 컴퓨팅노드의 고속, 저전력, 저지연 네트워크를 위한 실리콘 포토닉스 기반 CPO 기술에 대해 소개하고, 특히, CPO를 기반으로고도화되고 있는 첨단 패키징 분야의 Opto-chiplet(광학칩렛) 패키징 기술에 대한 현황과 향후 전망을 제시해 보고자 한다.
영문 초록
The rapid advancement of artificial intelligence (AI) technology has significantly increased the demand for large-scale data processing, highlighting the significant role of Optical I/O technology in semiconductor packaging. As AI models and high-performance computing (HPC) systems continue to grow in complexity, overcoming challenges such as the “Interconnect Wall” or “Power Wall,” which refer to interconnect bottlenecks, has become increasingly crucial. To address these challenges, Co-packaged Optics (CPO) has emerged as a promising solution, designed to enable the highspeed data transmission critical for AI and HPC systems. This paper will present Optical Interconnects, Silicon Photonics, and CPO as essential components for enhancing energy efficiency in next-generation AI and HPC implementations. In this paper, we introduce silicon photonics-based CPO technology for high-speed, low-power, and low-latency networks in next-generation HPC computing nodes designed to handle massive AI model operations. In particular, we examine the latest trends in advanced packaging—including Opto-chiplet packaging—built upon CPO and discuss its current status and future outlook.
목차
1. 서 론
2. 본 론
3. 결론 및 향후 전망
감사의 글
사 사
References
해당간행물 수록 논문
- 펨토초 레이저 버스트 모드를 활용한 비아홀 내벽의 레이저 유도 주기적 표면 구조 제어
- Ag 및 Cu 입자의 페이스트화를 통한 무가압 소결접합 기술
- 펨토초 레이저의 싱글 모드 및 버스트 모드에 따른 Through Glass Via 가공 형상 및 기계적 특성에 대한 비교 분석
- 반도체 칩의 2차원 엑스선 영상에서 배경 제거를 위한 전처리 방법
- 반도체 소켓 마이크로 핀의 자동 결함 감지를 위한 객체 인식 알고리즘 기반 비전 검사 시스템 설계
- 계면 접착 특성에 따른 구리 배선의 피로 거동 및 신뢰성 평가
- AI 반도체 패키징을 위한 TGV 및 Cu 충전 연구의 최근 동향
- 정전척 히터 패턴 설계를 위한 인자 별 온도 균일도 영향
- 차세대 반도체 패키징: 실리콘 포토닉스 기반 Co-packaged Optics의 연구 개발 현황
- 양극 재료가 철-니켈 합금 도금에 미치는 영향에 대한 전기화학적 평가
- 3D 반도체 패키징 적용을 위한 Sn-58wt%Bi 솔더의 취성 개선 전략 리뷰
- 접촉면적 보정을 통한 Polyimide 기판에 증착된 구리박막의 나노경도 측정
- 2.xD Package의 RDL공정 중 Through-via Layer 소재에 따른 Wafer Level Warpage의 유한요소해석
참고문헌
관련논문
공학 > 산업공학분야 BEST
- AI-교사 협력 모델을 통한 교육적 관계 분석 : 가상 시나리오 기반 연구
- 웹소설에 나타난 ‘회귀와 환생’의 욕망코드
- 스케일링 교육경험 및 치과위생사의 태도가 치과공포에 미치는 영향
공학 > 산업공학분야 NEW
- 첨단 반도체 패키징 적용을 위한 DPSS 레이저를 이용한 디본딩 메커니즘 연구
- AI 반도체 패키징을 위한 최근의 Through-Glass Via (TGV) 형성 기술
- 3D-DIC와 스티칭 기법을 활용한 대면적 Warpage 및 국소 면내방향 변형률의 동시 정량 분석
최근 이용한 논문
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!
