학술논문
정전척 히터 패턴 설계를 위한 인자 별 온도 균일도 영향
이용수 0
- 영문명
- Effect on Temperature Uniformity by Factor for the Design of Heater Pattern of Electrostatic Chuck
- 발행기관
- 한국마이크로전자및패키징학회
- 저자명
- 김상훈(Sang-Hoon Kim) 박상현(Sang-Hyeon Park) 신희준(Hee-Jun Shin) 박정우(Jeong-Woo Park) 윤정우(Jungwoo Yoon) 서경준(Kyoung-Jun Seo) 임동혁(Dong Hyeok Im) 이용석(Yong-Seok Lee)
- 간행물 정보
- 『마이크로전자 및 패키징학회지』제31권 제4호, 89~95쪽, 전체 7쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2024.12.31
4,000원
구매일시로부터 72시간 이내에 다운로드 가능합니다.
이 학술논문 정보는 (주)교보문고와 각 발행기관 사이에 저작물 이용 계약이 체결된 것으로, 교보문고를 통해 제공되고 있습니다.

국문 초록
반도체 제조 공정에서 웨이퍼에 가해지는 온도를 균일하게 하기 위해 반도체 장비인 정전척의 활용 및 연구가활발하게 이루어지고 있다. 본 연구에서는 정전척의 부품 중 heater pattern의 설계를 통하여 표면 온도 균일도를 개선한모델을 제안한다. 정전척은 Two zone heater pattern과 bonding layer, dielectric layer, plate, cooling path로 구성된다. 공정환경은 RIE를 가정하였으며, 전극 단자에 전압을 인가하여 heater pattern에 열이 발생한다. 유한요소해석을 통하여 heater pattern의 선폭과 Pigtail을 변경한 모델에서 온도 균일도에 미치는 영향을 분석하였고, 패턴의 형상에 따른 전류 밀도의변화를 파악하였다. 최종적으로 제안된 설계 모델은 정전척 표면의 온도 균일도를 개선하여 반도체 공정의 일관성을 높이는 데 기여할 수 있을 것으로 보인다. 본 연구는 정전척의 설계 최적화를 위한 중요한 기초 자료가 될 것으로 기대된다.
영문 초록
The use and research of electrostatic chuck, a semiconductor equipment, are actively conducted to equalize the temperature applied to the wafer in the semiconductor manufacturing process. In this study, we propose a model that optimize the surface temperature uniformity through the design of a heater pattern among the parts of the electrostatic chuck. Electrostatic chuck consist of the two zone heater pattern, bonding layer, dielectric layer, plate and cooling path. The process environment assumed RIE and the heater pattern was heated by the applied voltage. According to the finite element method, we analyzed the effect that influence to temperature uniformity about model changed line width and Pigtail of heater pattern, and figured out the change of current density by shape of pattern. Finally, the proposed design model is expected to significantly improve the temperature uniformity of the electrostatic chuck surface and contribute to increasing the consistency of the semiconductor process. This study is expected important basic data for design optimization of ESC.
목차
1. 서 론
2. 유한 요소 해석 방법
3. 유한 요소 해석 결과
4. 결 론
감사의 글
References
키워드
해당간행물 수록 논문
- 양극 재료가 철-니켈 합금 도금에 미치는 영향에 대한 전기화학적 평가
- 2.xD Package의 RDL공정 중 Through-via Layer 소재에 따른 Wafer Level Warpage의 유한요소해석
- 접촉면적 보정을 통한 Polyimide 기판에 증착된 구리박막의 나노경도 측정
- 차세대 반도체 패키징: 실리콘 포토닉스 기반 Co-packaged Optics의 연구 개발 현황
- 3D 반도체 패키징 적용을 위한 Sn-58wt%Bi 솔더의 취성 개선 전략 리뷰
- Ag 및 Cu 입자의 페이스트화를 통한 무가압 소결접합 기술
- 펨토초 레이저 버스트 모드를 활용한 비아홀 내벽의 레이저 유도 주기적 표면 구조 제어
- AI 반도체 패키징을 위한 TGV 및 Cu 충전 연구의 최근 동향
- 반도체 소켓 마이크로 핀의 자동 결함 감지를 위한 객체 인식 알고리즘 기반 비전 검사 시스템 설계
- 펨토초 레이저의 싱글 모드 및 버스트 모드에 따른 Through Glass Via 가공 형상 및 기계적 특성에 대한 비교 분석
- 반도체 칩의 2차원 엑스선 영상에서 배경 제거를 위한 전처리 방법
- 정전척 히터 패턴 설계를 위한 인자 별 온도 균일도 영향
- 계면 접착 특성에 따른 구리 배선의 피로 거동 및 신뢰성 평가
참고문헌
관련논문
공학 > 산업공학분야 NEW
- HBM 반도체 초고집적 하이브리드본딩 스택장비 기술 동향
- 글라스 인터포저 Seed Layer 형성을 위한 무전해 도금 최신 동향
- 차세대 패키징에서의 워피지: 이종집적을 위한 도전 과제, 측정 기법 및 저감 전략
최근 이용한 논문
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!
