- 영문명
- A Design of 10-Bit CMOS Digital to Analog Converter in Low-Power Current Driving of Current Cell Matrix Architecture
- 발행기관
- 한국산업기술융합학회(구. 산업기술교육훈련학회)
- 저자명
- 권용복(Yong-Bok Kueon)
- 간행물 정보
- 『산업기술연구논문지』산업기술교육훈련논문지 제17권 4호, 1~8쪽, 전체 8쪽
- 주제분류
- 공학 > 산업공학
- 파일형태
- 발행일자
- 2012.12.30

국문 초록
영문 초록
In this paper, a highly linear and low glitch 10-bit CMOS current mode digital-to-analog converter(DAC) by
low-power current driving is proposed. The architecture of the DAC is based on a current steering 6+4 segmented
type and new switching scheme for the current cell matrix, which reduced npn-linearity errorand graded error.
In order to achieve a high performance DAC, novel current cell with a low spurious deglitching circuit and a new
inverse thermometer decoder are proposed. The prototype DAC was implemented in a 0.35?? n-well CMOS
technology. Experimental result show that SFDR is 60dB when sampling frequency is 32MHz and DAC output
frequency is 7.92MHz. The DAC dissipates 46mW at a 3.3 Volt single power supply and occupies a chip area
of 1350um × 750um.
목차
Ⅰ. 서 론
Ⅱ. 전류구동 저 전력 10Bit D/A변환기의 설계
Ⅲ. 결 론
해당간행물 수록 논문
참고문헌
최근 이용한 논문
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!
