- 영문명
- Synthesis and application of Pt and hybrid Pt-SiO2 nanoparticles and control of particles layer thickness
- 발행기관
- 한국전자통신학회
- 저자명
- 최병상(Byung-Sang Choi)
- 간행물 정보
- 『한국전자통신학회 논문지』제4권 제4호, 301~305쪽, 전체 5쪽
- 주제분류
- 공학 > 전자/정보통신공학
- 파일형태
- 발행일자
- 2009.08.30

국문 초록
Pt 나노입자의 합성과 이를 이용한 hybrid Pt-SiO2 나노입자의 합성을 성공적으로 수행하였으며, self-assembled Pt nanoparticles monolayer를 charge trapping layer로 활용하는 metal-oxide-semiconductor(MOS) type memory의 한 예로 non-volatile memory(NVM)의 응용을 보임으로써 나노입자의 활용 가능성을 보이고, 또한, hybrid Pt-SiO2 나노입자 박막 층의 제어를 통한 MOS type memory device에의 보다 더 넓은 활용 가능성을 보이고자 하였다.
영문 초록
Pt nanoparticles with a narrow size distribution (dia. ~4 nm) were synthesized via an alcohol reduction method and
used for the fabrication of hybrid Pt-SiO2 nanoparticles. Also, the self-assembled monolayer of Pt nanoparticles (NPs)
was studied as a charge trapping layer for non-volatile memory (NVM) applications. A metal-oxide-semiconductor
(MOS) type memory device with Pt NPs exhibits a relatively large memory window. These results indicate that the
self-assembled Pt NPs can be utilized for NVM devices. In addition, it was tried to show the control of thin-film
thickness of hybrid Pt-SiO2 nanoparticles indicating the possibility of much applications for the MOS type memory
devices.
목차
Ⅰ. 서 론
Ⅱ. 본 론
Ⅲ. 결 론
참고 문헌
해당간행물 수록 논문
참고문헌
최근 이용한 논문
교보eBook 첫 방문을 환영 합니다!
신규가입 혜택 지급이 완료 되었습니다.
바로 사용 가능한 교보e캐시 1,000원 (유효기간 7일)
지금 바로 교보eBook의 다양한 콘텐츠를 이용해 보세요!
